1. | Наслов на наставниот предмет | VLSI дизајн | |||||||||||
2. | Код | 4ФЕИТ05004 | |||||||||||
3. | Студиска програма | 16-МНТ | |||||||||||
4. | Организатор на студиската програма
(единица, односно институт, катедра, оддел) |
Факултет за електротехника и информациски технологии | |||||||||||
5. | Степен (прв, втор, трет циклус) | Втор циклус студии | |||||||||||
6. | Академска година/семестар | I/1 | 7. | Број на ЕКТС кредити | 6.00 | ||||||||
8. | Наставник | Д-р Катерина Ралева | |||||||||||
9. | Предуслов за запишување на предметот | ||||||||||||
10. | Цели на предметната програма (компетенции):
Целта на предметот е да се даде преглед на процесот и методите на дизајнирање дигитални интегрирани кола и системи во VLSI технологија, со посебен осврт на систем-на-чип (SoC) и IP (Intellectual Property) како техники за дизајнирање чипови. |
||||||||||||
11. | Содржина на програмата:
Хиерархиски пристап во VLSI дизајн на дигитални интегирани кола. CMOS технологија. Логички порти и комбинациони мрежи во CMOS технологија. Проценка на пропагационо доцнење на логичка порта и комбинациона мрежа. Модели на интерконекциски мрежи. Доцнење низ интерконеции. Тестови за комбинациона логика. Оптимизација на моќност. Секвенцијални мрежи – Лечеви и флипфлопови во CMOS техологија. Временски параметри на влезните сигнали (setup and hold time) за правилна работа на мемориските елементи. Правила за дизајнирање секвенцијални мрежи со логички порти и мемориски елементи (a clocking discipline). Пресметка на максимална фреквенција на такт импулси. Конечни автомати – техники за добра имплементација и валидација на избраниот дизајн. Преглед на основните типови на компоненти како подсистеми – Основни концепти на дизајнирање. Распределба на подсистемите на чипот (floorplanning) – Дистрибуција на линиите за напојување и дистрибуција на такт импулсите. Дизајн на дигитални интегирани кола и системи на ниво на архитектура – Јазици за опис на хардвер. RTL (Register-Transfer Level) дизајн. Каскаден дизајн (pipelining). GALS (Globally Asynchronous, Locally Synchronous) дизајн. Систем-на-чип (SoC) и IP (Intellectual Property) како техники за дизајнирање чипови. IP компоненти – избор и имплементација во дизајнот. |
||||||||||||
12. | Методи на учење:
Комбиниран начин на учење: предавања подржани со презентации и визуелизација на концептите, домашни и проектни задачи. |
||||||||||||
13. | Вкупен расположив фонд на време | 180 | |||||||||||
14. | Распределба на расположивото време | 3 + 3 | |||||||||||
15. | Форми на наставните активности | 15.1 | Предавања – теоретска настава | 45 часови | |||||||||
15.2 | Вежби (лабораториски, аудиториски), семинари, тимска работа | 45 часови | |||||||||||
16. | Други форми на активности | 16.1 | Проектни задачи | 30 часови | |||||||||
16.2 | Самостојни задачи | 30 часови | |||||||||||
16.3 | Домашно учење | 30 часови | |||||||||||
17. | Начин на оценување | ||||||||||||
17.1 | Тестови | 30 бодови | |||||||||||
17.2 | Семинарска работа/проект (презентација: писмена и усна) | 30 бодови | |||||||||||
17.3. | Активност и учење | 10 бодови | |||||||||||
17.4. | Завршен испит | 30 бодови | |||||||||||
18. | Критериуми за оценување (бодови/оценка) | до 50 бода | 5 (пет) (F) | ||||||||||
од 51 до 60 бода | 6 (шест) (E) | ||||||||||||
од 61 до 70 бода | 7 (седум) (D) | ||||||||||||
од 71 до 80 бода | 8 (осум) (C) | ||||||||||||
од 81 до 90 бода | 9 (девет) (B) | ||||||||||||
од 91 до 100 бода | 10 (десет) (A) | ||||||||||||
19. | Услов за потпис и полагање на завршен испит | изработени домашни и проектни задачи | |||||||||||
20. | Начин на полагање на испитот | писмен испит и усна одбрана на завршен проект | |||||||||||
21. | Јазик на кој се изведува наставата | Македонски и Англиски | |||||||||||
22. | Метод на следење на квалитетот на наставата | Самоевалуација и анкети | |||||||||||
23. | Литература | ||||||||||||
23.1. | Задолжителна литература | ||||||||||||
Ред.
број |
Автор | Наслов | Издавач | Година | |||||||||
1. | Wayne Wolf | Modern VLSI Design: An IP-Based Design, 4th Edition | Prentice Hall | 2009 | |||||||||
2. | Jan M. Rabaey, Anantha Chandrakasan and Borivoje Nikolic | Digital Integrated Circuits: A Design Perspectives 2nd Edition | Pearson | 2005 | |||||||||
23.2. | Дополнителна литература | ||||||||||||
Ред.
број |
Автор | Наслов | Издавач | Година | |||||||||
1. | Wayne Wolf | Modern VLSI Design: System-on-Chip Design | Prentice Hall | 2002 |